?靈活的邏輯結構
·?8640個 LUTs,用戶IO數量從60到184個
?低功耗器件
·?先進的65nm低功耗工藝
·?靜態功耗低至4mA
?支持分布式和嵌入式存儲器
·?最大支持500Kbits 嵌入塊存儲器
·?嵌入塊存儲器容量9 Kbits,可配置為真雙口,8Kx1到512x18模式
·?最大支持70 Kbits分布存儲器
·?專用FIFO控制邏輯
?可配置邏輯模塊(PLBs)
·?優化的LUT4/LUT5組合設計
·?雙端口分布式存儲器
·?支持算數邏輯運算
·?快速進位鏈邏輯
?嵌入式乘法器
·?最大支持3個M18x18
·?優化級聯結構
·?運算精度:36x36, 36x181, 18x18, 9x9
?源同步輸入/輸出接口
·?輸入/輸出單元包含DDR寄存器
·?Generic DDR
?高性能,靈活的輸入/輸出緩沖器
·?可配置支持以下單端標準
·?LVTTL、LVCMOS (3.3/2.5/1.8V/1.5/1.2V)
·?PCI
·?SSTL 3.3V and 2.5V (Class I and II)
·?SSTL 1.8V and 1.5V (Class I)
·?HSTL 1.8V and 1.5V (Class I)
·?通過配置支持以下差分標準
·?LVDS,Bus-LVDS,MLVDS,RSDS,LVPECL
·?支持熱插拔
·?可配置上拉/下拉模式
·?片內100歐姆差分電阻
·?可配置施密特觸發器,最大0.5V遲滯
?時鐘資源
·?16個全局時鐘
·?最多支持2個PLLs用于頻率綜合
·?5路時鐘輸出
·?分頻系數1到128
·?支持5路時鐘輸出級聯
·?動態相位選擇
?配置模式
·?主模式串行PROM (MS)
·?主模式串行SPI (MSPI)
·?從模式串行?(SS)
·?主模式并行x8 (MP)
·?從模式并行x8 (SP)
·?JTAG模式 (IEEE-1532)
?封裝
·?LQFP?/fpBGA
?